xp052505
Cholerny Spammer
Joined: 03 Aug 2010
Posts: 225
Read: 0 topics
Location: hmqowq
|
Posted: Fri 12:18, 03 Dec 2010 Post subject: tory burch boots 基于PC总& |
|
|
基于PC总线的高精度多路并行测频/测周卡的研制
的数值乘1O才是待测信号的实际频率值。电路图如图5所示。3.5等精度测量电路预置门控信号是一个宽度为的脉冲.·32·图5量程自动切换电路标准频率方渡信号囤6等精度测量电路CNTI、CNT2是两个可控计数器,标准频率信号从CNTI的时钟输人端CLK输人,其频率为,;经整形后的被测信号从CNT2的时钟输入端CLK输人,其频率为,胛,[link widoczny dla zalogowanych],测得,。当预置门控信号为高电平时,经整形后的被测信号的上升沿通过D触发器的Q端同时启动计数器CNTJ、CNT2。CNT1、CNT2分别对整形后的被测信号(频率为F)同时计数;预置门信号为低电平时,经整形后的被测信号的一个上升沿将使这两个计数器同时关闭设在一次预置门时间中对被测信号计数值为Ⅳ.对标准频率信号的计数值为Ⅳ,则,lr,Ⅳ一F/N,推得一F/·,相对误差一=(2/N+,[link widoczny dla zalogowanych],SF/F)。从误差分析中可以看出,其测量精度与Ⅳ和标准圈7(下转第60页)一///3.3.2整机的接地图3整机接地方式也是保障产品电磁兼容性的主要措施之一。由于其功能不同,故电路差别甚大,接地状况也不大相同。一般常用的方法是:将模拟电路、数字电路、机壳分开,各自独立接地,避免相互问的干扰,最后三地合一接人大地,这种方式较好地抑制了电磁噪声,减少了数字信号和模拟信号之间的干扰。4结束语为了实现令人满意的屏蔽,设备壳体应有足够的屏蔽效果,以便将不希望有的信号强度衰减到足以获得系统/分系统/设备的最大的电磁兼容的电平。所谓电磁兼容就是设备在预期的电磁环境中能正常工作的能力也就是说,设备和系统在规定的电磁环境中不受电磁干扰而降低工作性能;同时它所产生的干扰也不大于规定的极限电平,以免影响其它设备正常工作,从而达到所有设备之间互不干扰、共同运行的目的。由此可见,电磁兼容是一个整机性能指标,它与结构设计的好坏有着密切的关系。当然,结构设计得好,未必就能解决整机的电磁兼容指标;但是结构设计得不好,则极有可能导致整机电磁兼容设计的失败,这也是引起人们对电磁兼容结构设计重视的原因。在设计一个新产品时,[link widoczny dla zalogowanych],一开始就必须考虑到电磁兼容问题。如果忽视了这一问题,到新产品度制时,干扰问题会暴露出来,[link widoczny dla zalogowanych]。因此及早地解决电磁干扰问题不仅是行之有效的,而且会大大降低产品成本。参考文献1王锡吉.电子设备可靠性工程基础(M).北京:电子工业部出版社,19822潦延林.马峰.黄能斌等.电子工业静电防护技术.西安:陕西科学技术出版社.19943北京瑞特电子技术公司.电磁屏蔽设计与屏蔽材料选择指南.北京瑞特电子技术公司,19974北京瑞特电子技术公司.电磁干扰抑翩材料与器件使用手册.北京瑞特电子技术公司.1997●(上接第32页)频率准确度有关,而与被测频率无关。4结束语经使用表明,该板卡具有广泛的适用性,[link widoczny dla zalogowanych],使用方便,测量精度高,能同时进行8路频率量(其中一路采用恒误差测量原理:=10MHz)、四路周期量的测量,同时能用于方渡发生器、看门狗定时器、脉冲宽度测量器等,满足工业领域各种要求。图7给出了板卡测试程序运行界面。参考文献1ALteraCorp..AlteraDatabook.1996·60·2北京理工大学ASIC研究所.VHDL语言100例详解.北京:清华大学出版杜,1999.123宋万杰,罗丰,吴顺君编著.CPLD技术及其应用.西安:西安电子科技大学出版社.1999.94武汉力源电子有限公司编.力源电子工程.1999(1)5第三届全国大学生电子设计竞赛组委会编.第三届全国大学生电子设计竞赛获奘作品选编.jE京:北京理工大学出版社,1999■越i
More articles related to topics:
uggs IEEE802.11i标准与WLAN安全性分析_1532
mbt scarpe outlet 基于DSP和X5165芯片的非易先性数据
tory burch flats 虚拟技术在雷达维修诊断平台中的开
The post has been approved 0 times
|
|